亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應用網![登錄] [免費注冊] 返回首頁 | | 網站地圖 | 反饋 | 收藏
在應用中實踐
在實踐中成長
  • 應用
  • 專題
  • 產品
  • 新聞
  • 展會
  • 活動
  • 招聘
當前位置:電子應用網 > 新聞中心 > 正文

Synopsys董事長兼全球聯合CEO Aart de Geus解讀公司戰略及產品路線圖

2014年03月25日14:51:38 本網站 我要評論(2)字號:T | T | T

 

為加速芯片和電子系統創新提供軟件、知識產權(IP)及服務的全球性領先供應商新思科技公司(Synopsys, Inc.)董事長兼全球聯合CEO Aart de Geus在上海與媒體見面,介紹了公司戰略及新產品開發路線圖。

 

關注技術創新,看好中國市場

近年來新思科技已經從一家邏輯綜合領域的創新企業發展成為電子設計自動化領域的領軍企業。這些成就源于公司將收入的33%投入了研發活動,有5600名工程師,專利2100多項,在驗證、IP和設計方面不斷技術創新。此外,公司的收購策略也鞏固了其實現、驗證、IP方面的地位。

Aart de Geus認為,今天半導體設計的復雜程度在各個工藝節點上都有顯著的提升,這就要求設計人員大幅提高生產效率。客戶可以采用物理復雜程度非常高的設計,也可以想盡一切辦法通過采用成熟、高價值的節點來提高設計性能,降低設計成本。為了獲得成功,客戶對于獲得更多EDA新功能的要求比以往任何時候都要迫切。Synopsys的技術積累可以更快地交付客戶所需的新技術,以幫助他們降低設計總成本。

他表示,中國集成電路設計業正面臨新的發展機遇,在政府資金的推動下,IC設計企業逐年遞增。他們致力于TD-LTE高端芯片的、高性能CPU和物聯網的開發。在Synopsys將迎來其進入中國市場的第20個年頭之際,Synopsys決定進一步加大在中國的投入。其中,協助中國半導體產業建立規模更大、交流更便捷、內容更豐富的產業生態體系是今后投入的重點方向之一。

Aart de Geus說:“我們近期在武漢建立了全球性的研發中心,并與中科院、東南大學、華中科技大學等單位建立各種微電子教育和培養項目,受到了業界的高度贊許。除此之外,我們決定響應中國集成電路設計工程師和產業鏈伙伴的熱切需求,在每年有數千人直接和間接參加的Synopsys中國用戶大會基礎上,和其他業界伙伴一起將SNUG DCE活動推廣到中國。我相信Synopsys及其合作伙伴,以及廣大的中國集成電路設計工程師都將從中得到巨大的收獲。”

他介紹說,Synopsys利用面向FinFET工藝的設計工具在推進從平面到基于FinFET的3D晶體管的重大轉變。它需要工具開發商、晶圓代工廠和早期采用者之間緊密的技術協作,以提供一種強大的解決方案。Synopsys的高精確度建模技術為具備FinFET的Galaxy Implementation Platform實現平臺奠定了基礎。該平臺包括IC Compiler物理設計、IC Validator物理驗證、StarRC寄生參數提取、SiliconSmart特征描述、用于FastSPICE仿真的CustomSim和FineSim以及HSPICE器件建模和電路仿真。目前,FinFET就緒IP和工具已進入實用階段,實現了首次500片成功流片。

 

新產品提升效能

隨著移動通信和物聯網推動著電子技術向前不斷發展,先進SoC的開發在驗證的復雜性、新的功率效率要求、不斷增加的軟件容量以及嚴苛的上市時間等方面面臨壓力呈指數般增長。要實現這些復雜SoC的驗證收斂就需要結合多種技術,包括先進的調試、靜態和形式驗證、低功耗驗證、驗證IP以及覆蓋率收斂。

在Aart de Geus訪華期間,Synopsys發布了兩款新產品,一個是Verification Compiler™ 驗證編譯器,另一款是業界較快的仿真系統ZeBu® Server-3。Verification Compiler代表了業內為系統級芯片(SoC)驗證技術和驗證路線圖描繪的一幅誘人前景,是一種將新一代驗證技術集成到一起的完整產品組合,其中包括先進調試、靜態和形式驗證、仿真、驗證IP以及覆蓋率收斂。將這些技術集成到一起實現了性能的5倍提升,同時調試效率也得到了大幅度的提高,使SoC設計和驗證團隊用同一個產品就能創建一種具有完整功能的驗證流程。通過把新一代技術、集成化流程和獨特的并發驗證許可模型結合在一起,使Verification Compiler能夠將整體產能提高3倍 —— 直接解決日益突出的SoC上市時間挑戰。

新的Synopsys ZeBu Server-3構建在經過驗證的ZeBu Server架構之上,它將性能提高了多達4倍,并使容量提升了3倍。這一等級的性能有助于系統級芯片(SoC)開發團隊加快硬件/軟件開發初啟(bring-up)、啟動操作系統(OS)和全芯片驗證,實現更快的上市時間。憑借其全面調試功能、自動化軟件以及與領先驗證和系統級工具流的緊密集成,ZeBu Server-3為復雜SoC驗證提供了一種高產能環境。它提供了多種驗證使用模式,包括功耗相關(power-aware)仿真、仿真加速、電路在線仿真、可綜合的測試平臺、事務級驗證(TBV)和混合仿真,可根據項目要求靈活地部署。由于其體積小、重量輕、電源/冷卻要求適度和可靠性高,ZeBu Server-3提供了比任何商用仿真器都低的總擁有成本。ZeBu Server-3提供了業界較大的設計容量,以基于高密度28納米(nm)FPGA技術的高度可擴展架構,支持較大為三十億門的芯片設計。

Synopsys還推出了將導致游戲規則發生改變的IC Compiler II,它是當前領先業界的布局和布線解決方案IC Compiler™的繼任產品,可用于基于成熟和新興工藝節點的先進設計。得益于在一種全新的多線程架構上完全重構,IC Compiler II引入了超高容量設計規劃、獨特的時鐘構建技術以及先進的global-analytical收斂技術。IC Compiler II通過使物理設計的吞吐量實現了10倍的加速,將產能引入到了一個全新的時代,同時它已經幫助領先客戶成功流片。

www.synopsys.com

網友評論:已有2條評論 點擊查看
登錄 (請登錄發言,并遵守相關規定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關于我們 | 聯系我們 | 本站動態 | 廣告服務 | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應用網 京ICP備12009123號-2 京公網安備110105003345號