新聞搜索
點(diǎn)擊排行
- ...易靈思® 宣布推出 Trion® Titanium FPGA 系列
- ...傳感器投融資必須有,但是難度不小
- ...AWS和Arm展現(xiàn)生產(chǎn)級(jí)的云端電子設(shè)計(jì)自動(dòng)化
- ...半導(dǎo)體工程師春節(jié)如何向親戚描述工作
- ...人工智能應(yīng)用才剛剛開始,尚無邊界可言
- ...物聯(lián)網(wǎng)新戰(zhàn)略加速新興細(xì)分市場和應(yīng)用領(lǐng)域增長
- ...支持先進(jìn)應(yīng)用,運(yùn)放推陳出新
- ...意法半導(dǎo)體解讀8位MCU市場,積極加大投資承諾提供超值產(chǎn)品
- ...Efinix® 全力驅(qū)動(dòng)AI邊緣計(jì)算,成功推出Trion™ T20 FPGA樣品, 同時(shí)將產(chǎn)品擴(kuò)展到二十萬邏輯單元的T200 FPGA
- ...易靈思® 宣布擴(kuò)充高性能 鈦金系列™ FPGA 產(chǎn)品 鈦金系列產(chǎn)品擴(kuò)充至包含 1M 邏輯單元的 FPGA
◎ 相關(guān)新聞列表
·Xilinx Vivado設(shè)計(jì)套件加速集成和系統(tǒng)級(jí)設(shè)計(jì)繼續(xù)領(lǐng)先一代 (2013/4/9 16:24:51)
業(yè)界首款SoC級(jí)增強(qiáng)型設(shè)計(jì)套件的較新版本提供了IP 集成器(IP Integrator)和高層次綜合等增強(qiáng)功能 中國北京,2013年4月8日—...
業(yè)界首款SoC級(jí)增強(qiáng)型設(shè)計(jì)套件的較新版本提供了IP 集成器(IP Integrator)和高層次綜合等增強(qiáng)功能 中國北京,2013年4月8日—...
·Altera展示業(yè)界首款基于前沿20 nm器件的32-Gbps收發(fā)器 (2013/4/9 13:05:13)
表明Altera 20 nm FPGA早期使用計(jì)劃較近又獲得成功 2013年4月9號(hào),北京——Altera公司(NASDAQ: ALTR)今天...
表明Altera 20 nm FPGA早期使用計(jì)劃較近又獲得成功 2013年4月9號(hào),北京——Altera公司(NASDAQ: ALTR)今天...
·Altera Cyclone V GT FPGA是業(yè)界第一款符合5 Gbps PCIe Gen2要求的低功耗FPGA (2013/3/23 19:00:11)
業(yè)界唯一投產(chǎn)的低功耗28 nm FPGA,幫助開發(fā)人員降低了PCIe Gen2應(yīng)用的系統(tǒng)總成本 Altera公司 (NASDAQ: ALTR)今天宣布,其28 nm Cyclone® V GT FPGA全面通過了PCI Express® (PCIe®) 2.0規(guī)范...
業(yè)界唯一投產(chǎn)的低功耗28 nm FPGA,幫助開發(fā)人員降低了PCIe Gen2應(yīng)用的系統(tǒng)總成本 Altera公司 (NASDAQ: ALTR)今天宣布,其28 nm Cyclone® V GT FPGA全面通過了PCI Express® (PCIe®) 2.0規(guī)范...
·Xilinx發(fā)布新一代Smarter網(wǎng)絡(luò)和數(shù)據(jù)中心解決方案填補(bǔ)日益擴(kuò)大的ASIC和ASSP市場空白 (2013/3/6 18:23:27)
SmartCORE IP和ARM處理器智能技術(shù)與All Programmable器件系列完美結(jié)合 All Programmabl...
SmartCORE IP和ARM處理器智能技術(shù)與All Programmable器件系列完美結(jié)合 All Programmabl...
·Altera采用Intel的14 nm三柵極技術(shù)開發(fā)下一代高性能FPGA (2013/2/27 16:29:03)
2013年2月26號(hào),北京——Altera公司和Intel公司今天宣布,雙方已經(jīng)達(dá)成協(xié)議,未來將采用Intel的14 nm三柵極晶體管技術(shù)制造A...
2013年2月26號(hào),北京——Altera公司和Intel公司今天宣布,雙方已經(jīng)達(dá)成協(xié)議,未來將采用Intel的14 nm三柵極晶體管技術(shù)制造A...
·Altera為智能電網(wǎng)自動(dòng)化設(shè)備推出基于FPGA的HSR/PRP參考設(shè)計(jì) (2013/2/27 16:10:51)
參考設(shè)計(jì)結(jié)合了FPGA以及來自Flexibilis的HSR/PRP IP,簡化了子站系統(tǒng)高可靠性網(wǎng)絡(luò)的實(shí)現(xiàn) 2012年2月26號(hào),北京—— Alt...
參考設(shè)計(jì)結(jié)合了FPGA以及來自Flexibilis的HSR/PRP IP,簡化了子站系統(tǒng)高可靠性網(wǎng)絡(luò)的實(shí)現(xiàn) 2012年2月26號(hào),北京—— Alt...
·賽靈思針對(duì)大批量應(yīng)用大幅提升設(shè)計(jì)生產(chǎn)力 (2013/2/20 10:22:00)
賽靈思面向大批量應(yīng)用設(shè)計(jì)的Artix-7 FPGA AC701評(píng)估套件現(xiàn)已推出,將滿足更高系統(tǒng)性能、小型化和較低總功耗等設(shè)計(jì)要求 All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布Artix™-7...
賽靈思面向大批量應(yīng)用設(shè)計(jì)的Artix-7 FPGA AC701評(píng)估套件現(xiàn)已推出,將滿足更高系統(tǒng)性能、小型化和較低總功耗等設(shè)計(jì)要求 All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布Artix™-7...
·賽靈思推出多項(xiàng)20nm第一繼續(xù)保持領(lǐng)先一代優(yōu)勢 (2013/1/31 16:13:21)
第一個(gè)20nm設(shè)計(jì)工具、第一個(gè)產(chǎn)品流片,以及第一批10家20nm客戶合作 All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布下一代20nm All Programmable器件推出的三大里程碑事件。賽靈思20nm...
第一個(gè)20nm設(shè)計(jì)工具、第一個(gè)產(chǎn)品流片,以及第一批10家20nm客戶合作 All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布下一代20nm All Programmable器件推出的三大里程碑事件。賽靈思20nm...
·FPGA夾層卡簡化高速數(shù)據(jù)轉(zhuǎn)換器到FPGA的連接 (2012/11/22 12:14:33)
Analog Devices, Inc. (NASDAQ: ADI)全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,較近亮相在慕尼黑舉辦的2012年電子元器件展并推出一款FPGA夾層卡(FMC) FMC176,該器件結(jié)合了JEDEC JESD204B SerDes(串行器/解串器)技術(shù),使數(shù)字和模擬設(shè)計(jì)人...
Analog Devices, Inc. (NASDAQ: ADI)全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,較近亮相在慕尼黑舉辦的2012年電子元器件展并推出一款FPGA夾層卡(FMC) FMC176,該器件結(jié)合了JEDEC JESD204B SerDes(串行器/解串器)技術(shù),使數(shù)字和模擬設(shè)計(jì)人...
·Altera宣布業(yè)界首款支持FPGA的OpenCL工具——進(jìn)一步加速了FPGA在異構(gòu)系統(tǒng)中的應(yīng)用 (2012/11/6 13:06:27)
Altera公司(Nasdaq: ALTR) 今天宣布,提供FPGA業(yè)界的第一款用于OpenCL™ 的軟件開發(fā)套件(SDK) (開放計(jì)算語言) 的軟件開發(fā)套件,它結(jié)合了FPGA強(qiáng)大的并行體系結(jié)構(gòu)以及OpenCL并行編程模型。利用這一SDK,熟悉C語言的系統(tǒng)開發(fā)人員和編程人員能夠迅速方便的...
Altera公司(Nasdaq: ALTR) 今天宣布,提供FPGA業(yè)界的第一款用于OpenCL™ 的軟件開發(fā)套件(SDK) (開放計(jì)算語言) 的軟件開發(fā)套件,它結(jié)合了FPGA強(qiáng)大的并行體系結(jié)構(gòu)以及OpenCL并行編程模型。利用這一SDK,熟悉C語言的系統(tǒng)開發(fā)人員和編程人員能夠迅速方便的...
關(guān)于我們 | 聯(lián)系我們 | 本站動(dòng)態(tài) | 廣告服務(wù) | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應(yīng)用網(wǎng) 京ICP備12009123號(hào)-2 京公網(wǎng)安備110105003345號(hào)