亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應用網![登錄] [免費注冊] 返回首頁 | | 網站地圖 | 反饋 | 收藏
在應用中實踐
在實踐中成長
  • 應用
  • 專題
  • 產品
  • 新聞
  • 展會
  • 活動
  • 招聘
當前位置:電子應用網 > 新聞中心 > 正文

中芯國際(SMIC)和Cadence共同推出用于65納米的低功耗解決方案Reference Flow 4.0

2009年11月12日14:45:56 本網站 我要評論(2)字號:T | T | T
關鍵字:半導體 電源 

全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS)今天宣布推出一款全面的低功耗設計流程,面向基于中芯國際集成電路制造有限公司(中芯國際”,紐約證交所股份代號:SMI;香港聯合交易所股票代碼: 0981.HK)65納米工藝的設計工程師。該流程以Cadence®低功耗解決方案為基礎,通過使用一個單一、全面的設計平臺,可以更加快速地實現尖端、低功耗半導體產品的設計。

 

“目前,功耗已成為一個關鍵的設計制約因素,從技術和成本的角度來說,它同時序和面積一樣重要”,SMIC設計服務中心副總裁劉明剛表示,“SMIC-Cadence Reference Flow 4.0具有先進的自動化低功耗設計功能,能夠滿足低功耗設計創新的需要!

 

通過低功耗芯片的設計實現,完成了對該設計流程的確認。上述芯片利用了SMIC 的內部設計65納米庫,包括有效的電流源模型(ECSM)標準單元、功耗管理單元、PLL、SRAM和I/O庫。該設計中所采用的低功耗技術包括功率門控和多電源/多電壓(MSMV)技術,可以降低漏電和動態功耗消耗。

 

“能率對許多新型半導體產品來說都是一個關鍵的要求,然而設計者有時卻認為關注于功耗只是較近才剛剛興起,因而伴隨著很多風險”,Cadence公司產品營銷副總裁Steve Carlson表示,“Cadence低功耗解決方案提供了全面的、經過硅驗證的從前端到后端的流程,面向基于SMIC的65納米工藝技術的設計者,它包括對功能和結構的驗證,同時提高了生產率。該解決方案快速、易用并經過了實踐檢驗!

 

SMIC 65納米低功耗Reference Flow 4.0包括Cadence低功耗解決方案, 搭配Encounter® Conformal® Low Power、Incisive® Enterprise Simulator、Encounter RTL Compiler、Encounter Digital Implementation System、Cadence QRC Extraction、Encounter Timing System和Encounter Power System。

 

網友評論:已有2條評論 點擊查看
登錄 (請登錄發言,并遵守相關規定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關于我們 | 聯系我們 | 本站動態 | 廣告服務 | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應用網 京ICP備12009123號-2 京公網安備110105003345號