Cadence 公布集成芯片規(guī)劃與實現(xiàn)解決方案以提高IC設(shè)計的可預(yù)測性并降低風(fēng)險
全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence 設(shè)計系統(tǒng)公司 (NASDAQ: CDNS),今天公布了一個突破性的解決方案,為設(shè)計與實現(xiàn)工程師帶來出色的可見性與芯片性能、面積、功耗、成本和上市時間等方面的可預(yù)測性,跨越所有的設(shè)計活動,包括系統(tǒng)級設(shè)計與IP選擇到較終實現(xiàn)和簽收。這種半導(dǎo)體設(shè)計的獨特而自動化的方法已經(jīng)通過集成Cadence® InCyte Chip Estimator 和 Cadence Encounter® Digital Implementation (EDI) System技術(shù)得以實現(xiàn)。這些技術(shù)的結(jié)合提高了從設(shè)計規(guī)格到較終實現(xiàn)的關(guān)鍵指標(biāo)的可預(yù)測性,同時降低了整個IC項目的風(fēng)險。
“隨著復(fù)雜SoC開發(fā)成本的不斷飆升,所有領(lǐng)域的生產(chǎn)商希望其生產(chǎn)工藝能夠有更高的可見度,”Semico Research Corporation高級ASIC/SoC分析家Richard Wawrzyniak說。“通過集成這兩種產(chǎn)品的功能,Cadence解決了業(yè)界日益迫切的需求,為Soc的開發(fā)提供一個獨特和及時的解決方案。”
在設(shè)計周期中結(jié)構(gòu)規(guī)劃階段做出的決策在很大程度上決定了芯片較終的大小、功耗、性能和成本。在這些初期階段,設(shè)計團隊可以在較終設(shè)計、實現(xiàn)和簽收之前考慮并量化各種結(jié)構(gòu)和IP選項,實現(xiàn)較大的優(yōu)化。然而過去半導(dǎo)體設(shè)計師一直被迫使用手動或分散的方法進(jìn)行評估和結(jié)構(gòu)選擇,缺乏靈活性、自動化和精確分析以及與實現(xiàn)工具緊密結(jié)合的優(yōu)勢。這種新Cadence解決方案不再需要靠猜測,提供了一個全新的數(shù)據(jù)驅(qū)動和全局的方法進(jìn)行IP選擇的優(yōu)化,并結(jié)合結(jié)構(gòu)、設(shè)計、實現(xiàn)與簽收。
使用全新的Cadence解決方案,設(shè)計師可以迅速而精確地評估芯片尺寸、功率和成本,包括實時IP和生產(chǎn)工藝假設(shè)分析,以簡化IP選擇,并確認(rèn)設(shè)計結(jié)構(gòu)和可行性。作為Cadence開放型、多供應(yīng)商IP技術(shù)的一個里程碑,該解決方案利用了ChipEstimate.com門戶網(wǎng)站中廣大的IP體系,該站有200多家IP供應(yīng)商和晶圓廠,他們提供數(shù)據(jù)使得精確的假設(shè)分析能力成為可能。當(dāng)系統(tǒng)級權(quán)衡與架構(gòu)完成后,設(shè)計師可以動態(tài)推進(jìn)到較終實現(xiàn)階段,將評估作為一個種子,更快得到收斂的結(jié)果。Cadence的EDI System可以完成設(shè)計的實現(xiàn)與簽收,同時監(jiān)控和跟蹤模塊與全芯片進(jìn)展的各個方面,并且更新當(dāng)前實際芯片面積、功耗、性能和成本,讓所有利益相關(guān)者都可以清楚地看到。由于EDI System的優(yōu)化改進(jìn)了成品率、尺寸或功率,用戶可以立刻看到在整個芯片成本方面的優(yōu)勢。
“這種新解決方案為半導(dǎo)體設(shè)計團隊提供了一個獨特的新優(yōu)勢,從系統(tǒng)級工程師到芯片實現(xiàn)工程師等所有參與者如今都可以更為了解詳情并進(jìn)行精確的權(quán)衡,包括技術(shù)與經(jīng)濟指標(biāo),”Cadence首席戰(zhàn)略官兼高級副總裁Charlie Huang說。“它打破了各領(lǐng)域之間的壁障,帶來更透明而可預(yù)測的半導(dǎo)體開發(fā)流程。這種節(jié)約成本的設(shè)計理念是設(shè)計團隊的一個全新模式,能夠解決對于降低IC設(shè)計成本與風(fēng)險的迫切市場需求。”
這種新解決方案將會在7月份于舊金山舉辦的Design Automation Conference中展出,將于年內(nèi)上市。
相關(guān)閱讀:
- ...2018/03/19 11:42·第三屆CADA凱達(dá)大會AR計算產(chǎn)業(yè)生態(tài)高峰論壇暨汽車科技創(chuàng)新大會隆重舉行
- ...2017/08/15 14:45·2017 Cadence全球用戶大會 CDNLive登陸上海
- ...2017/07/26 17:38·Cadence推出針對較新移動和家庭娛樂應(yīng)用的Tensilica HiFi 3z DSP架構(gòu)
- ...2017/06/12 17:17·全新Cadence Virtuoso系統(tǒng)設(shè)計平臺幫助實現(xiàn)IC、封裝和電路板無縫集成的設(shè)計流程
- ...2017/06/05 14:41·Cadence擴展JasperGold平臺用于高級形式化RTL簽核
- ...2017/06/05 14:41·Cadence擴展JasperGold平臺用于高級形式化RTL簽核
- ...· “芯創(chuàng)杯”首屆高校未來汽車人機交互設(shè)計大賽報名正式啟動
- ...· 探秘第二屆衛(wèi)藍(lán)山鷹“創(chuàng)新·共享”試驗技術(shù)論壇!
- ...· “2018中國半導(dǎo)體生態(tài)鏈大會”在江蘇省盱眙舉行
- ...· 新主題新規(guī)劃,CITE 2019瞭望智慧未來
- ...· 從汽車到工廠,TI毫米波傳感器致力于創(chuàng)造更智能的世界
- ...· 意法半導(dǎo)體(ST)、Cinemo和Valens在CES 2018展上聯(lián)合演示汽車信息娛樂解決方案
- ...· 北京集成電路產(chǎn)業(yè)創(chuàng)新發(fā)展高峰論壇即將在京召開
- ...· 三菱電機強勢出擊PCIM亞洲2017展
- ...· GPGPU國產(chǎn)替代:中國芯片產(chǎn)業(yè)的空白地帶
- ...· 物聯(lián)網(wǎng)產(chǎn)品設(shè)計中Wi-Fi連接的四個關(guān)鍵因素
- ...· 第三屆中國MEMS智能傳感器產(chǎn)業(yè)發(fā)展大會即將于蚌埠拉開帷幕
- ...· IAIC專項賽演繹“中國芯“應(yīng)用創(chuàng)新,信息安全高峰論壇亮劍海寧
- ...· 智能控制有源鉗位反激
- ...· 解讀5G毫米波OTA 測試技術(shù)
- ...· 多個市場高速增長推動Molex加強汽車領(lǐng)域的發(fā)展
- ...· 中國綠色制造聯(lián)盟成立大會召開在即 政產(chǎn)學(xué)研用共探綠色發(fā)展新模式
- ...· Efinix® 全力驅(qū)動AI邊緣計算,成功推出Trion™ T20 FPGA樣品, 同時將產(chǎn)品擴展到二十萬邏輯單元的T200 FPGA
- ...· 英飛凌亮相進(jìn)博會,引領(lǐng)智慧新生活
- ...· 三電產(chǎn)品開發(fā)及測試研討會北汽新能源專場成功舉行
- ...· Manz亞智科技跨入半導(dǎo)體領(lǐng)域 為面板級扇出型封裝提供化學(xué)濕制程、涂布及激光應(yīng)用等生產(chǎn)設(shè)備解決方案
- ...· 中電瑞華BITRODE動力電池測試系統(tǒng)順利交付北汽新能源
- ...· 中電瑞華FTF系列電池測試系統(tǒng)中標(biāo)北京新能源汽車股份有限公司
- ...· 中電瑞華大功率高壓能源反饋式負(fù)載系統(tǒng)成功交付中電熊貓
- ...· 中電瑞華國際在電動汽車及關(guān)鍵部件測評研討會上演繹先進(jìn)測評技術(shù)
- ...· 數(shù)據(jù)采集終端系統(tǒng)設(shè)備
- ...· 簡儀科技踏上新征程
- ...· 易靈思® 宣布 AEC-Q100 資質(zhì)認(rèn)證和汽車系列產(chǎn)品計劃
- ...· 易靈思® 宣布擴充高性能 鈦金系列™ FPGA 產(chǎn)品 鈦金系列產(chǎn)品擴充至包含 1M 邏輯單元的 FPGA
- ...· 易靈思® 宣布Trion® Titanium 在臺積電 (TSMC) 16納米工藝節(jié)點流片
- ...· TI杯2019年全國大學(xué)生電子設(shè)計競賽頒獎典禮在京舉行
- ...· BlackBerry QNX虛擬機獲得全球首個汽車安全完整性等級(ASIL) ‘D’認(rèn)證
- ...· 威馬汽車選擇BlackBerry助力下一代汽車