亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應(yīng)用網(wǎng)![登錄] [免費注冊] 返回首頁 | | 網(wǎng)站地圖 | 反饋 | 收藏
在應(yīng)用中實踐
在實踐中成長
  • 應(yīng)用
  • 專題
  • 產(chǎn)品
  • 新聞
  • 展會
  • 活動
  • 招聘
當(dāng)前位置:電子應(yīng)用網(wǎng) > 新聞中心 > 正文

SpringSoft推出 新產(chǎn)品PROTOLINK PROBE VISUALIZER,加速 FPGA 原型板的

2011年05月27日11:51:47 本網(wǎng)站 我要評論(2)字號:T | T | T

偵錯技術(shù)領(lǐng)導(dǎo)廠商針對預(yù)制及定制FPGA原型板,提供實時的設(shè)計能見度與 RTL 偵錯功能,實現(xiàn)迅速的原型驗證與早期 SoC 系統(tǒng)檢驗工作 

 

SpringSoft 今天發(fā)表ProtoLink™ Probe Visualizer,這款產(chǎn)品能夠大幅提升設(shè)計能見度,同時簡化 FPGA 原型板的偵錯工作。新推出的 Probe Visualizer 采用創(chuàng)新的專利互連技術(shù)與軟件自動增強(qiáng)功能,搭配領(lǐng)先業(yè)界的 Verdi™ HDL 偵錯平臺,不僅能夠縮短預(yù)制或定制設(shè)計原型板的驗證時間,還能夠提高FPGA 原型板的投資回報率而將其運用在系統(tǒng)芯片 (SoC) 設(shè)計的早期檢驗階段。

由于原型板的速度快與成本低廉,已被廣泛運用來驗證關(guān)鍵設(shè)計模塊或整套系統(tǒng)是否正確運作。然而,原型板向來設(shè)置不易,且缺乏信號能見度,因此在研發(fā)過程中,F(xiàn)PGA板配置工作經(jīng)常延誤,或局限于使用在開發(fā)階段的后期。SpringSoft的 Probe Visualizer 能夠探測眾多信號并儲存大量頻率周期 (cycles) ,且能通過迅速的探針ECO (probe ECO) 流程,輕松地新增/改變信號,同時運用SpringSoft的 Verdi™ 自動化偵錯系統(tǒng),加速RTL級 的設(shè)計偵錯操作,解決了上述窘境。

SpringSoft看好原型驗證市場,即日推出 Probe Visualizer:這款產(chǎn)品不僅是SpringSoft屢獲肯定的驗證加強(qiáng)產(chǎn)品系列的生力軍,也是SpringSoft「加速復(fù)雜 SoC 設(shè)計功能收斂」使命的重大里程碑。

 SpringSoft驗證技術(shù)與產(chǎn)品事業(yè)群副總經(jīng)理許有進(jìn)博士表示:「隨著 FPGA 的容量與效能益趨龐大且出色,越來越多的企業(yè)轉(zhuǎn)用 FPGA 原型方法進(jìn)行系統(tǒng)層驗證工作。然而,設(shè)計復(fù)雜性與偵錯能力仍是妨礙原型配置的關(guān)鍵因素。Probe Visualizer 減輕原型研發(fā)人員與 SoC 團(tuán)隊沉重的驗證負(fù)擔(dān)。這款產(chǎn)品使用以軟件為基礎(chǔ)的直覺式方法,達(dá)到高水平的設(shè)計能見度;從早期 RTL 設(shè)計時間到較后的設(shè)計實現(xiàn)階段,協(xié)助您更輕松地進(jìn)行原型板偵錯工作。」

工業(yè)技術(shù)研究院資通所吳文慶組長表示:「考慮到多核處理器 SoC 設(shè)計的復(fù)雜性,由于設(shè)計能見度不佳、偵錯周期冗長且需要不斷地重復(fù)工作才能夠變更探測信號 (probe),成本所費不貲,因此采用傳統(tǒng) FPGA 原型板偵錯流程是不符實際的作法。SpringSoft的 ProtoLink Probe 讓我們能夠運用更靈活的 FPGA 驗證方法,并且在原型板上使用 Verdi 調(diào)試程序。初步成果讓我們信心大增,期待能夠?qū)⑦@種實時能見度以及更迅速的偵錯優(yōu)勢,運用在更多系統(tǒng)原型上。」

能見度更高、偵錯更迅速

Probe Visualizer 協(xié)助用戶增加探測信號的數(shù)量,從數(shù)十個增加至數(shù)千個,能儲存探測信號數(shù)據(jù)長達(dá)數(shù)百萬的頻率周期,并且只需幾分鐘時間即可新增或變更探測信號,不需要重復(fù)進(jìn)行冗長的設(shè)置流程。您也可依據(jù)需求配置SpringSoft的 Siloti™ 能見度自動增強(qiáng)系統(tǒng),決定需要觀測的較小信號組數(shù)量,達(dá)到較佳的設(shè)計能見度。探測信號數(shù)據(jù)會儲存并上傳至SpringSoft的 Fast Signal Database (FSDB) 中,供偵錯工作使用。

Probe Visualizer 與SpringSoft Verdi HDL 偵錯平臺密切整合,只需一次設(shè)計編譯操作,即可使用 Verdi 系統(tǒng)的進(jìn)階具體化與自動追蹤功能。工程師可以跨多個 FPGA 檢視波形,進(jìn)而分析設(shè)計行為,并且在他們較熟悉的 RTL 代碼環(huán)境中找出錯誤的原因;與傳統(tǒng)方法相比較,偵錯時間大幅縮短一半。在需要時,只要由 Verdi 環(huán)境將額外的探測信號 (probed signal) 拖曳至 Probe Visualizer 即可快速看到結(jié)果。由于可使用 Probe Visualizer 通過整合式版本管理 (revision management) 系統(tǒng)來追蹤探測 ECO,因此在偵錯過程中,也能夠依照需求迅速追溯至特定的版本。

功能齊備,操作便捷

Probe Visualizer 可在一般工程工作站上執(zhí)行,其中整合了軟件、硬件以及特定 IP,來執(zhí)行 FPGA 設(shè)置操作、探測信號調(diào)校與接口工作。軟件能夠?qū)㈩A(yù)先分塊(partition)的 FPGA 設(shè)置流程自動化,并且在每一個 FPGA 內(nèi)植入小型 soft IP 區(qū)塊,以萃取預(yù)先選定的探測信號。而硬件接口套件提供一切工作所需,將執(zhí)行 Probe Visualizer  軟件的工作站鏈接至原型板。其中包括定制的 ProtoLink 適配卡,可連結(jié)至 FPGA 原型板上常見的 J 連接器 (J-connector) 或 Mictor 連接器;以及將適配卡鏈接至工作站的高速光纖信道。適配卡具備內(nèi)建探測信號內(nèi)存 (Probe Memory),可儲存所有探測數(shù)據(jù),絕不占用 FPGA 資源。

關(guān)于SpringSoft

SpringSoft為提供全球?qū)I(yè)自動化技術(shù)之領(lǐng)導(dǎo)廠商,所提供產(chǎn)品能加速工程師對于復(fù)雜的數(shù)字、邏輯、混合信號集成電路 (ICs)、特殊應(yīng)用集成電路 (ASICs)、微處理器、及系統(tǒng)單芯片 (SoCs) 之設(shè)計、驗證及偵錯。其獲獎無數(shù)的產(chǎn)品包括有Novas驗證強(qiáng)化和 Laker 定制IC 設(shè)計解決方案,已有超過400個整合組件制造(IDM)、無晶圓廠半導(dǎo)體公司、晶圓代工廠、及電子系統(tǒng)代工 (OEMs) 領(lǐng)導(dǎo)廠商使用。總部設(shè)在臺灣新竹及美國加州圣荷塞,SpringSoft 為亞洲較大且第一家掛牌上市之電子設(shè)計自動化廠商,并且以客戶服務(wù)在業(yè)界著稱,其400多位員工分布于世界各地數(shù)個研發(fā)及技術(shù)服務(wù)據(jù)點。更多信息,請洽SpringSoft網(wǎng)站:http://www.springsoft.com

網(wǎng)友評論:已有2條評論 點擊查看
登錄 (請登錄發(fā)言,并遵守相關(guān)規(guī)定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關(guān)于我們 | 聯(lián)系我們 | 本站動態(tài) | 廣告服務(wù) | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應(yīng)用網(wǎng) 京ICP備12009123號-2 京公網(wǎng)安備110105003345號